●产品简介
yzcm-36系列核心板是杭州研智科技推出的一款基于nxp 四核arm cortex-a9 i.mx6处理器的工业级嵌入式核心板,该核心板运行频率高达1.2 ghz,带有1 mb l2 缓存和64 位ddr3 或2 通道、32 位lpddr2 支持。这个系列的器件还集成了flexcan、mlb 总线、pci express和sata-2,具有卓越的连接性,同时集成lvds、mipi 显示器端口、mipi 摄像机端口和hdmi v1.4,是移动智能终端、工控、医疗、通讯、家庭多媒体、物联网应用、车载、广告等各个领域的理想平台。
yzcm-36系列核心板集成度高,可选配恩智浦汽车电子级芯片,高稳定性,布局紧凑,尺寸小巧,接口丰富,扩展性强。能降低产品研发难度,保证研发进度,降低研发成本,方便产品集成、快速开发。
●产品特性
最大4 核心1.2ghz arm cortex-a9处理器
●32kb 指令和数据缓存,1 mb l2 缓存
●兼容单核、双核、四核,为产品设计带来极大灵活性
●bga624引脚,接口齐全,支持绝大多数应用场景
存储器
●ddr:64位ddr3
●spi nor flash
●nand flash
●emmc
多媒体
●3d 图形加速
●hdmi、lvds、lcd多种屏幕接口,显示屏支持1~4块(异显)
●摄像头输入
视频编码
●1080p 高清视频编解码
串行接口
●拥有usb、pcie、sata接口
通讯接口
●支持can/uart/sd/spi/i2c/iis
网络
●支持千兆以太网
io
●保留cpu的全部io,io兼容1.8/3.3v
电源管理:
●单电源供电,可用锂电池供电
核心板尺寸
●73x55mm, 可用于移动设备
●i.mx6系列cpu简介
i.mx6系列的cpu有i.mx 6sololite、i.mx 6solo、i.mx 6duallite、i.mx 6dual、i.mx 6quad五种产品,其中后4者封装上引脚兼容,它们的总体特征如下图所示:

图 1-1 i.mx6系列的cpu 特征
其中各个产品的功能框图及简要描述如下:
以下是i.mx6系列cpu的特征列表:
●产品应用
平板电脑,电纸书,车载导航,椅背娱乐系统,hmi,人机交互,仪表盘显示,广告机,机顶盒、多媒体娱乐系统,网络设备、路由器、硬盘录像机、打印机。
●yzcm-36系列 核心板
核心板实物图

图 2-1 yzcm-36系列 核心板正面图

图 2-2 yzcm-36系列 核心板背面图
●核心板配置推荐
表格 2-1核心板配置
|
512m ddr3 |
1g ddr3 |
2g ddr3 |
单核imx6s |
√主推 |
|
|
双核精简imx6dl |
√ |
√主推 |
|
双核imx6d |
|
√ |
√ |
四核imx6q |
|
√ |
√主推 |
●核心板接口定义
表格 2-2 核心板j1接口定义
pin |
信号名称 |
pin |
信号名称 |
1 |
rgmii_txd1 |
2 |
rgmii_txd0 |
3 |
rgmii_txd3 |
4 |
rgmii_txd2 |
5 |
rgmii_rxdv |
6 |
rgmii_rxclk |
7 |
rgmii_txen |
8 |
rgmii_txclk |
9 |
gnd |
10 |
gnd |
11 |
eim_d17 |
12 |
eim_d16 |
13 |
eim_d19 |
14 |
eim_d18 |
15 |
eim_d21 |
16 |
eim_d20 |
17 |
eim_d23 |
18 |
eim_d22 |
19 |
eim_d25 |
20 |
eim_d24 |
21 |
eim_d27 |
22 |
eim_d26 |
23 |
eim_d29 |
24 |
eim_d28 |
25 |
eim_d31 |
26 |
eim_d30 |
27 |
eim_a17 |
28 |
eim_a16 |
29 |
eim_a19 |
30 |
eim_a18 |
31 |
eim_a21 |
32 |
eim_a20 |
33 |
eim_a23 |
34 |
eim_a22 |
35 |
eim_a25 |
36 |
eim_a24 |
37 |
eim_lba |
38 |
eim_oe |
39 |
eim_rw |
40 |
eim_cs0 |
41 |
eim_cs1 |
42 |
eim_eb3 |
43 |
eim_eb2 |
44 |
eim_bclk |
45 |
eim_wait |
46 |
eim_eb0 |
47 |
eim_eb1 |
48 |
eim_da0 |
49 |
eim_da1 |
50 |
eim_da2 |
51 |
eim_da3 |
52 |
eim_da4 |
53 |
eim_da5 |
54 |
eim_da6 |
55 |
eim_da7 |
56 |
eim_da8 |
57 |
eim_da9 |
58 |
eim_da10 |
59 |
eim_da11 |
60 |
eim_da12 |
61 |
eim_da13 |
62 |
eim_da14 |
63 |
eim_da15 |
64 |
gnd |
65 |
di0_disp_clk |
66 |
di0_pin3 |
67 |
di0_pin2 |
68 |
di0_pin5 |
69 |
di0_pin4 |
70 |
di0_dat1 |
71 |
di0_dat0 |
72 |
di0_dat3 |
73 |
di0_dat2 |
74 |
di0_dat5 |
75 |
di0_dat4 |
76 |
di0_dat7 |
77 |
di0_dat6 |
78 |
di0_dat9 |
79 |
di0_dat8 |
80 |
di0_dat11 |
表格 2-3 核心板j2接口定义
pin |
信号名称 |
pin |
信号名称 |
1 |
gnd |
2 |
gnd |
3 |
lvds1_tx3_p |
4 |
lvds1_tx3_n |
5 |
lvds1_clk_p |
6 |
lvds1_clk_n |
7 |
lvds1_tx2_p |
8 |
lvds1_tx2_n |
9 |
lvds1_tx1_p |
10 |
lvds1_tx1_n |
11 |
lvds1_tx0_p |
12 |
lvds1_tx0_n |
13 |
lvds0_tx3_p |
14 |
lvds0_tx3_n |
15 |
lvds0_clk_p |
16 |
lvds0_clk_n |
17 |
lvds0_tx2_p |
18 |
lvds0_tx2_n |
19 |
lvds0_tx1_p |
20 |
lvds0_tx1_n |
21 |
lvds0_tx0_p |
22 |
lvds0_tx0_n |
23 |
gnd |
24 |
gnd |
25 |
csi0_vsync |
26 |
csi0_mclk |
27 |
csi0_data_en |
28 |
csi0_pixclk |
29 |
spi1_miso |
30 |
spi1_sck |
31 |
spi1_cs0 |
32 |
spi1_mosi |
33 |
csi0_dat9 |
34 |
csi0_dat8 |
35 |
csi0_dat11 |
36 |
csi0_dat10 |
37 |
csi0_dat13 |
38 |
csi0_dat12 |
39 |
csi0_dat15 |
40 |
csi0_dat14 |
41 |
csi0_dat17 |
42 |
csi0_dat16 |
43 |
csi0_dat19 |
44 |
csi0_dat18 |
45 |
gnd |
46 |
gnd |
47 |
hdmi_hpd |
48 |
hdmi_ddccec |
49 |
hdmi_clkm |
50 |
hdmi_clkp |
51 |
hdmi_d0p |
52 |
hdmi_d0m |
53 |
hdmi_d1p |
54 |
hdmi_d1m |
55 |
hdmi_d2p |
56 |
hdmi_d2m |
57 |
gnd |
58 |
gnd |
59 |
dsi_clk0p |
60 |
dsi_clk0m |
61 |
dsi_d0p |
62 |
dsi_d0m |
63 |
dsi_d1p |
64 |
dsi_d1m |
65 |
gnd |
66 |
gnd |
67 |
csi0_clk0p |
68 |
csi0_clk0m |
69 |
csi0_d0p |
70 |
csi0_d0m |
71 |
csi0_d1p |
72 |
csi0_d1m |
73 |
csi0_d2p |
74 |
csi0_d2m |
75 |
csi0_d3p |
76 |
csi0_d3m |
77 |
|
78 |
|
79 |
gnd |
80 |
gnd |
表格 2-4核心板j3接口定义
pin |
信号名称 |
pin |
信号名称 |
1 |
rgmii_rxd1 |
2 |
rgmii_rxd0 |
3 |
rgmii_rxd3 |
4 |
rgmii_rxd2 |
5 |
gnd |
6 |
gnd |
7 |
sd2_dat3 |
8 |
sd2_dat2 |
9 |
sd2_dat1 |
10 |
sd2_cmd |
11 |
sd2_dat0 |
12 |
sd2_clk |
14 |
sd1_dat3 |
14 |
sd1_dat2 |
15 |
sd1_dat1 |
16 |
sd1_cmd |
17 |
sd1_dat0 |
18 |
sd1_clk |
19 |
sd3_cmd |
20 |
gnd |
21 |
sd3_clk |
22 |
sd3_data0 |
23 |
sd3_data1 |
24 |
sd3_data2 |
25 |
sd3_data3 |
26 |
sd3_data4 |
27 |
sd3_data5 |
28 |
sd3_data6 |
29 |
sd3_data7 |
30 |
sd3_rst |
31 |
eint10 |
32 |
gpio_dma90 |
33 |
gnd |
34 |
gnd |
35 |
sata_rx0m |
36 |
sata_rx0p |
37 |
sata_tx0p |
38 |
sata_tx0m |
39 |
mlb_cn |
40 |
mlb_cp |
41 |
mlb_dn |
42 |
mlb_dp |
43 |
mlb_sn |
44 |
mlb_sp |
45 |
gnd |
46 |
gnd |
47 |
usb_otg_dp |
48 |
usb_otg_dn |
49 |
pcie_rxp |
50 |
pcie_rxm |
51 |
usb_host_dn |
52 |
usb_host_dp |
53 |
pcie_txp |
54 |
pcie_txm |
55 |
gnd |
56 |
gnd |
57 |
clk1_p |
58 |
clk1_n |
59 |
clk2_p |
60 |
clk2_n |
表格 2-5 核心板j4接口定义
pin |
信号名称 |
pin |
信号名称 |
1 |
di0_dat10 |
2 |
di0_dat13 |
3 |
di0_dat12 |
4 |
di0_dat15 |
5 |
di0_dat14 |
6 |
di0_dat17 |
7 |
di0_dat16 |
8 |
di0_dat19 |
9 |
di0_dat18 |
10 |
di0_dat21 |
11 |
di0_dat20 |
12 |
di0_dat23 |
14 |
di0_dat22 |
14 |
gnd |
15 |
gnd |
16 |
nvcc_rgmii |
17 |
enet_ref_clk |
18 |
rgmii_mdc |
19 |
enet_rxd0 |
20 |
rgmii_mdio |
21 |
rgmii_int |
22 |
rgmii_nrst |
23 |
usb2_pwr_en |
24 |
usb_otg_id |
25 |
otg_pwr_en |
26 |
eth_wol_int |
27 |
gnd |
28 |
gnd |
29 |
nc |
30 |
nc |
31 |
gnd |
32 |
gnd |
33 |
key_c0 |
34 |
aud_mclk |
35 |
key_r0 |
36 |
can1_rx |
37 |
key_c1 |
38 |
gpio_1 |
39 |
spi1_cs1 |
40 |
i2c3_scl |
41 |
key_c2 |
42 |
i2c3_sda |
43 |
key_r2 |
44 |
key_c4 |
45 |
i2c2_scl |
46 |
microphone_det |
47 |
i2c2_sda |
48 |
can1_tx |
49 |
can2_tx |
50 |
key_r4 |
51 |
can2_rx |
52 |
key_r3 |
53 |
nc |
54 |
key_c3 |
55 |
gnd |
56 |
gnd |
57 |
vccin |
58 |
vccin |
59 |
vccin |
60 |
vccin |